agizo_bg

bidhaa

Mpya Asilia ya XQR17V16CC44V Spot Stock FPGA Shamba Inayoweza Kupangwa Lango Array Mantiki Ic Chip Integrated Circuits

maelezo mafupi:


Maelezo ya Bidhaa

Lebo za Bidhaa

Vipimo  
Kitengo cha Kumbukumbu PROM
Msongamano 16777 kbit
Idadi ya Maneno 2000 k
Biti kwa Neno 8 biti
Aina ya Kifurushi CERAMIC, LCC-44
Pini 44
Familia ya mantiki CMOS
Ugavi wa Voltage 3.3V
Joto la Uendeshaji -55 hadi 125 C (-67 hadi 257 F)

Xilinx inatanguliza prom za usanidi wa QPro™ XQR17V16 zenye msongamano wa juu wa mfululizo wa Radiation Hardened QML ambazo hutoa mbinu rahisi kutumia na ya gharama nafuu ya kuhifadhi mitiririko mikubwa ya usanidi wa Xilinx FPGA.XQR17V16CC44V ni kifaa cha 3.3V chenye uwezo wa kuhifadhi wa 16 Mb na kinaweza kufanya kazi katika hali ya serial au byte-wide.kwa mchoro wa kuzuia kilichorahisishwa wa usanifu wa kifaa cha XQR17V16.

FPGA inapokuwa katika hali ya Master Serial, inazalisha saa ya usanidi inayoendesha PROM.Muda mfupi wa ufikiaji baada ya ukingo wa saa inayoinuka, data huonekana kwenye pini ya pato ya PROM DATA ambayo imeunganishwa kwenye pini ya FPGA DIN.FPGA inazalisha idadi inayofaa ya mipigo ya saa ili kukamilisha usanidi.Baada ya kusanidiwa, huzima PROM.Wakati FPGA iko katika hali ya Slave Serial, PROM na FPGA lazima zote zifungwe na ishara inayoingia.

FPGA inapokuwa katika hali ya Master SelectMAP, inazalisha saa ya usanidi inayoendesha PROM na FPGA.Baada ya ukingo wa CCLK unaoinuka, data inapatikana kwenye pini za PROM DATA (D0-D7).Data itawekwa kwenye FPGA kwenye makali yafuatayo ya CCLK.Wakati FPGA iko katika hali ya Slave SelectMAP, PROM na FPGA lazima zote zifungwe na ishara inayoingia.Oscillator inayoendesha inaweza kutumika kuendesha CCLK.Vifaa vingi vinaweza kuunganishwa kwa kutumia matokeo ya Mkurugenzi Mtendaji ili kuendesha ingizo la CE la kifaa kifuatacho.Ingizo za saa na matokeo ya DATA ya PROM zote kwenye msururu huu zimeunganishwa.Vifaa vyote vinaoana na vinaweza kupunguzwa na washiriki wengine wa familia.Kwa upangaji wa kifaa, ama Xilinx ISE Foundation au programu ya ISE WebPACK inakusanya faili ya muundo wa FPGA katika umbizo la kawaida la Hex, ambalo huhamishiwa kwa watengeneza programu wengi wa kibiashara wa PROM.

Vipengele
• Latch-Up Kinga kwa LET >120 MeV/cm2/mg
• TID iliyohakikishwa ya 50 kRad(Si) kwa kila kipengee 1019.5
• Imetengenezwa kwa Kidogo cha Epitaxial
• Uwezo wa kuhifadhi wa 16Mbit
• Operesheni iliyohakikishwa katika safu kamili ya joto la kijeshi: -55°C hadi +125°C
• Kumbukumbu ya wakati mmoja inayoweza kusomeka (OTP) iliyoundwa ili kuhifadhi mitiririko ya usanidi wa vifaa vya Xilinx FPGA
• Njia mbili za usanidi
♦ Usanidi wa serial (hadi 33 Mb/s)
♦ Sambamba (hadi 264 Mb/s kwa 33 MHz)
• Kiolesura rahisi kwa Xilinx QPro FPGAs
• Inaweza kupunguzwa kwa kuhifadhi mitiririko mirefu au mingi
• Weka upya polarity inayoweza kupangwa (inayofanya kazi Juu au Chini inayofanya kazi) kwa uoanifu na suluhu tofauti za FPGA
• Mchakato wa nguvu ya chini wa lango la kuelea la CMOS
• voltage ya usambazaji wa 3.3V
• Inapatikana katika vifurushi vya kauri CK44(1)
• Usaidizi wa upangaji na watengenezaji programu wakuu
• Usaidizi wa kubuni kwa kutumia ISE Foundation au vifurushi vya programu vya ISE WebPACK
• Uhakika wa kuhifadhi data kwa miaka 20
Kupanga programu
Vifaa vinaweza kupangwa kwenye vitengeneza programu vinavyotolewa na Xilinx au wachuuzi wengine waliohitimu.Mtumiaji lazima ahakikishe kuwa algorithm inayofaa ya programu na toleo la hivi karibuni la programu ya kitengeneza programu zinatumika.Chaguo lisilo sahihi linaweza kuharibu kifaa kabisa.
Maelezo
• Latch-Up Kinga kwa LET >120 MeV/cm2/mg
• TID iliyohakikishwa ya 50 kRad(Si) kwa kila kipengee 1019.5
• Imetengenezwa kwa Kidogo cha Epitaxial
• Uwezo wa kuhifadhi wa 16Mbit
• Operesheni iliyohakikishwa katika safu kamili ya joto la kijeshi: -55°C hadi +125°C
• Kumbukumbu ya wakati mmoja inayoweza kusomeka (OTP) iliyoundwa ili kuhifadhi mitiririko ya usanidi wa vifaa vya Xilinx FPGA
• Njia mbili za usanidi
♦ Usanidi wa serial (hadi 33 Mb/s)
♦ Sambamba (hadi 264 Mb/s kwa 33 MHz)
• Kiolesura rahisi kwa Xilinx QPro FPGAs
• Inaweza kupunguzwa kwa kuhifadhi mitiririko mirefu au mingi
• Weka upya polarity inayoweza kuratibiwa (inatumika Juu au hai
Chini) kwa uoanifu na suluhu tofauti za FPGA
• Mchakato wa nguvu ya chini wa lango la kuelea la CMOS
• voltage ya usambazaji wa 3.3V
• Inapatikana katika vifurushi vya kauri CK44(1)
• Usaidizi wa programu na mtayarishaji programu anayeongoza
wazalishaji
• Usaidizi wa kubuni kwa kutumia ISE Foundation au ISE
Vifurushi vya programu ya WebPACK
• Uhakika wa kuhifadhi data kwa miaka 20


  • Iliyotangulia:
  • Inayofuata:

  • Andika ujumbe wako hapa na ututumie